• วงจร OMAPL138EZWTD4 แบบรวม
  • วงจร OMAPL138EZWTD4 แบบรวม
  • วงจร OMAPL138EZWTD4 แบบรวม
  • วงจร OMAPL138EZWTD4 แบบรวม
  • วงจร OMAPL138EZWTD4 แบบรวม
  • วงจร OMAPL138EZWTD4 แบบรวม

วงจร OMAPL138EZWTD4 แบบรวม

ได้อย่างมีพรับ: SMD
ชนิดนำไฟฟ้า: รวมวงจรรวมขั้ว
การผสานการทำงาน: LSIC
เทคนิค: Thick Film IC
แอปพลิเคชัน: วงจรรวมทั่วไปมาตรฐาน
พิมพ์: IC แบบดิจิตอล / อะนาล็อก

ติดต่อซัพพลายเออร์

สมาชิกไดมอนด์ อัตราจาก 2018

ซัพพลายเออร์ที่มีใบอนุญาตการทำธุรกิจ

บริษัทการค้า

ข้อมูลพื้นฐาน

ไม่ใช่ ของรุ่น
OMAPL138EZWTD4
ผู้ผลิต
TI
D/c
17 ขึ้นไป
แพ็คเกจ
BGA-30 361
คุณภาพ
ต้นฉบับชุดใหม่ของแท้
แพคเพจการขนส่ง
Box
ที่มา
China
รหัสพิกัดศุลกากร
8542390000
กำลังการผลิต
1000000PCS

คำอธิบายสินค้า

คำอธิบาย

OMAPL138EZWTD4: DSP Fixed Point/Floating-Point 456MHz 361 MHz3648MIPS 32 พิน NFBGA   

แพ็คเกจ : BGA-18 361

จาก part#: OMAPL138EZWTD4

จาก TTI

เอกสารข้อมูล :  INTEGRATED CIRCUITS OMAPL138EZWTD4 SOC OMAPL1xx ARM926EJ-S( ส่งอีเมล์หรือแชทหาเราสำหรับไฟล์ PDF)

สถานะ RoH:  INTEGRATED CIRCUITS OMAPL138EZWTD4 SOC OMAPL1xx ARM926EJ-S

คุณภาพ : ต้นฉบับ 100 %

การรับประกัน : 180 วัน
 

 

OMAP-L138 C6000 DS+ARM เป็นโปรเซสเซอร์แอพพลิเคชั่นที่ใช้พลังงานต่ำบน ARM926EJ-S และ C674x DSP core โปรเซสเซอร์นี้ให้พลังงานที่ต่ำกว่าส่วนประกอบอื่นๆของแพลตฟอร์ม TMS320000 ของ DSP อย่างเห็นได้ชัด

อุปกรณ์นี้ช่วยให้ผู้ผลิตอุปกรณ์ (Original Equipment Manufacturer: OEM) และผู้ผลิตดีไซน์ต้นแบบ (ODM) สามารถนำไปสู่ตลาดอุปกรณ์ที่มีระบบปฏิบัติการที่แข็งแกร่งอินเตอร์เฟซผู้ใช้ที่หลากหลายและประสิทธิภาพของโปรเซสเซอร์ที่สูงได้อย่างรวดเร็วด้วยความยืดหยุ่นสูงสุดของโซลูชั่นโปรเซสเซอร์แบบผสมผสานที่สมบูรณ์แบบ

สถาปัตยกรรม Dual-core ของอุปกรณ์ให้ประโยชน์ทั้ง DSP และเทคโนโลยีชุดคำสั่งที่ลดลง (RISC), ที่มาพร้อมกับ TMS32074xDSP และแกนหลัก ARM926EC6J-S ประสิทธิภาพสูง

ARM926EJ-S เป็นแกนโปรเซสเซอร์ RISC ขนาด 32 บิตที่สามารถประมวลผลคำสั่ง 32 บิตหรือ 16 บิตและประมวลผลข้อมูลขนาด 32 บิต , 16 บิตหรือ 8 บิต แกนนี้ใช้การกำหนดท่อเพื่อให้ทุกส่วนของโปรเซสเซอร์และระบบหน่วยความจำทำงานอย่างต่อเนื่อง

แกนหลัก ARM9 มีโปรเซสเซอร์ร่วม 15 (CP15), โมดูลการป้องกันและหน่วยการจัดการหน่วยความจำข้อมูลและโปรแกรม (MUs) ที่มีบัฟเฟอร์แบบแยกส่วนสำหรับตาราง แกนหลัก ARM9 มีคำสั่ง 16 KB และแคชข้อมูล 16 KB แยกต่างหาก ทั้งสองแบบสัมพันธ์กัน 4 ทิศทางกับแท็กเสมือนของดัชนีเสมือน (VIVT) แกน ARM9 ยังมี RAM 8 KB ( ตารางเวคเตอร์ ) และ 64KB ของ ROM อีกด้วย

คอร์ DSP ของอุปกรณ์ใช้สถาปัตยกรรมแบบแคช 2 ระดับ แคชโปรแกรมระดับ 1 (L1P) คือแคชที่แมปโดยตรงขนาด 32 KB และแคชข้อมูลระดับ 1 (L1D) เป็นแคชแบบ 2 ทางที่เชื่อมโยงกับชุดขนาด 32 KB แคชของโปรแกรม Level 2 (L2P) ประกอบด้วยพื้นที่หน่วยความจำ 256 KB ซึ่งใช้ร่วมกันระหว่างโปรแกรมและพื้นที่ข้อมูล คุณสามารถกำหนดค่าหน่วยความจำ L2 ให้เป็นหน่วยความจำแคชหรือชุดของหน่วยความจำทั้งสองชุดได้ แม้ว่า ARM9 และโฮสต์อื่นๆในระบบจะสามารถเข้าใช้งาน DSP L2 ได้แต่ก็มีหน่วยความจำที่ใช้ร่วมกันเพิ่มเติมที่ใช้ RAM ขนาด 128KB สำหรับโฮสต์อื่นๆโดยไม่ส่งผลกระทบต่อประสิทธิภาพของ DSP

สำหรับอุปกรณ์ที่เปิดใช้งานการรักษาความปลอดภัย Basic Secure Boot ของ TI ให้ผู้ใช้สามารถปกป้องทรัพย์สินทางปัญญาที่เป็นกรรมสิทธิ์และป้องกันไม่ให้เอนทิตีภายนอกแก้ไขอัลกอริธึมที่ผู้ใช้พัฒนา ขั้นตอนการบู๊ตที่ปลอดภัยจะช่วยให้มั่นใจว่าผู้ใช้สามารถเรียกใช้ชุดคำสั่งได้ว่าเป็นจุดเริ่มต้นที่ดีสำหรับการเรียกใช้ชุดคำสั่งโดยเริ่มต้นจากฮาร์ดแวร์ที่ใช้ " รูทแห่งความเชื่อถือ " ตามค่าเริ่มต้นพอร์ต JTAG จะถูกล็อคเพื่อป้องกันการจำลองและการโจมตีโดยดีบักอย่างไรก็ตามพอร์ต JTAG สามารถเปิดใช้งานได้ในระหว่างกระบวนการบู๊ตอย่างปลอดภัยในระหว่างการพัฒนาแอพพลิเคชัน โมดูลการบูตจะถูกเข้ารหัสในขณะที่นั่งอยู่ในหน่วยความจำที่เสถียรภายนอกเช่นแฟลชหรือ EEPROM และจะถูกถอดรหัสและตรวจสอบความถูกต้องเมื่อโหลดระหว่างการบูตอย่างปลอดภัย การเข้ารหัสและถอดรหัสจะป้องกัน IP ของผู้ใช้และช่วยให้ผู้ใช้สามารถตั้งค่าระบบได้อย่างปลอดภัยและเริ่มการทำงานของอุปกรณ์ด้วยรหัสที่เชื่อถือได้และรู้จัก

 

คุณสมบัติหลัก

  • Dual-Core SoC
    • RMA926EJS-S RISC MPU 375 และ 456 MHz
    • C674x Fixed 456 และ 375 MHz vLIW DSP และ Floating-Point
  • ARM926EJ-S CORE
    • คำสั่ง 16 และ 32 บิต (Thumb
    • ส่วนขยายคำสั่ง DSP
    • MAC แบบวงจรเดียว
    • ARM Jazelle Technology
    • ICE แบบฝังตัวสำหรับดีบักแบบเรียลไทม์
  • สถาปัตยกรรมหน่วยความจำ ARM9
    • 16KB ของแคชคำสั่ง
    • 16KB ของแคชข้อมูล
    • 8 KB ของ RAM ( ตารางเวคเตอร์ )
    • 64KB ของ ROM
  • คุณสมบัติของ C674x ชุดคำสั่ง
    • ซูเปอร์ SET ของ C67x+ และ C64x+ ISAs
    • สูงสุด 3648 MIPS และ 2746 MbFLOPS
    • ข้อมูลแบบไบต์ที่สามารถระบุตำแหน่งได้ ( 8 ข้อมูล 64 บิต , 16 และ 32 บิต )
    • การป้องกันโอเวอร์โฟลว์ 8 บิต
    • แยกข้อมูลฟิลด์บิต , ตั้งค่า , ล้าง
    • Normalization ความอิ่มตัวของสี , การนับบิต
    • คำสั่งขนาดกะทัดรัดแบบ 16 บิต
  • C674x สถาปัตยกรรมหน่วยความจำแคชสองระดับ
    • 32KB ของโปรแกรม L1P RAM/Cache
    • 32KB ของ L1D Data RAM/Cache
    • 256KB ของ L2 Unified mapped RAM/Cache
    • พาร์ติชันหน่วยความจำ / แคช (L1 และ L2) ที่ยืดหยุ่น
  • เพิ่มประสิทธิภาพของ Direct Memory Access Controller 3 (EDMA3):
    • 2 Channel Controllers
    • 3 Transfer Controllers
    • 64 ช่องสัญญาณ DMA แบบแยกเฉพาะ
    • 16 Quick DMA Channels
    • ขนาดภาพต่อเนื่องสำหรับการถ่ายโอนที่ตั้งโปรแกรมได้
  • TMS320C674x Floating-Point VLIW DSP Core
    • สถาปัตยกรรมของร้านที่มีการสนับสนุนแบบไม่จัดแนว
    • 64 รีจิสเตอร์ทั่วไป ( บิต 32 บิต )
    • หน่วยฟังก์ชัน ALU 32 ชุด (0 และ 40 บิต
      • รองรับ 32 เลขจำนวนเต็ม , SP (IEEE Single Precision/32 บิต ) และ DP (IEEE Double Precision/64 บิต ) Floating Point
      • รองรับการเพิ่ม SP ได้ถึงสี่รายการต่อนาฬิกาและการเพิ่ม DP สี่ตัวทุกๆนาฬิกาสองตัวจะถูกเพิ่มเข้าไป
      • รองรับการประมวลผลเลขทศนิยมได้ถึงสองตัว (SP หรือ DP) การดำเนินการโดยประมาณสองทาง (RSQRxP) และการประมาณการกลับสองทาง (RSQRxP) ต่อ รอบ
    • หน่วยการทำงานคูณสองหน่วย :
      • การเพิ่มจำนวนของจุดลอยตัว IEEE ความเที่ยงตรงแบบผสมสูงสุด :
        • 2 SP x SP → SP ต่อนาฬิกา
        • 2 SP x SP → DP ทุกสองตัว
        • 2 SP x DP → DP ทุกสามตัว
        • 2 DP x DP → DP DP ทุก 4 ตัว
      • การคูณจุดตายตัวรองรับการคูณ 32 x 32 บิตสองผลคูณ 16 x 16 บิตหรือคูณ 8 x 8 บิตแปดผลคูณต่อหนึ่งรอบนาฬิกาและตัวคูณที่ซับซ้อน
    • แพคกิ้งคำแนะนำจะลดขนาดของโค้ด
    • ทุกคำสั่งมีเงื่อนไข
    • ฮาร์ดแวร์ที่รองรับการทำงานโมดูลลูป
    • การทำงานของโหมดป้องกัน
    • การสนับสนุนข้อยกเว้นสำหรับการตรวจหาข้อผิดพลาดและการเปลี่ยนเส้นทางโปรแกรม
  • การสนับสนุนซอฟต์แวร์
    • TI DYBIOS
    • ไลบรารีสนับสนุนชิปและไลบรารี DSP
  • หน่วยความจำที่ใช้ร่วมกันของ RAM 128KB
  • I/O LVCMOS 3.3 V หรือ 1.8 V (Excepสำหรับ USB และอินเตอร์เฟซ DDR2)
  • ช่องเสียบหน่วยความจำภายนอกสองช่อง :
    • EMIFA
      • ไม่ใช้ ( ข้อมูลทั้ง 16 บิตหรือ 8 บิต )
      • NAND ( ข้อมูลกว้าง 8 หรือ 16 บิต )
      • SDRAM 16 บิตที่มีพื้นที่ตำแหน่ง 128 MB
    • ส่วนควบคุมหน่วยความจำ DDR2-400 แบบโมบายล์พร้อมด้วยหนึ่งใน :
      • DDR2 SDRAM 16 บิตที่มีพื้นที่ตำแหน่ง 256 MB
      • mDDR SDRAM ขนาด 16 บิตพร้อมด้วยพื้นที่ตำแหน่ง 256 MB

สายผลิตภัณฑ์ของบริษัท


INTEGRATED CIRCUITS OMAPL138EZWTD4 SOC OMAPL1xx ARM926EJ-S







 


INTEGRATED CIRCUITS OMAPL138EZWTD4 SOC OMAPL1xx ARM926EJ-S


INTEGRATED CIRCUITS OMAPL138EZWTD4 SOC OMAPL1xx ARM926EJ-S

INTEGRATED CIRCUITS OMAPL138EZWTD4 SOC OMAPL1xx ARM926EJ-S


INTEGRATED CIRCUITS OMAPL138EZWTD4 SOC OMAPL1xx ARM926EJ-S

INTEGRATED CIRCUITS OMAPL138EZWTD4 SOC OMAPL1xx ARM926EJ-S


ใบรับรอง

INTEGRATED CIRCUITS OMAPL138EZWTD4 SOC OMAPL1xx ARM926EJ-S

INTEGRATED CIRCUITS OMAPL138EZWTD4 SOC OMAPL1xx ARM926EJ-S
 




ทำไมต้องเลือกเรา

  • ตั้งอยู่ใน Shenzhen ศูนย์กลางตลาดอิเล็กทรอนิกส์ของประเทศจีน
  • 100 % รับประกันคุณภาพของส่วนประกอบ : ของแท้
  • มีสต็อกเพียงพอตามความต้องการเร่งด่วนของคุณ
  • เพื่อนร่วมงานที่มีความเชี่ยวชาญช่วยคุณแก้ปัญหาเพื่อลดความเสี่ยงของคุณ ด้วยการผลิตแบบออนดีมานด์
  • การจัดส่งที่รวดเร็วขึ้น : ส่วนประกอบในสต็อกสามารถจัดส่งได้ภายในวันเดียวกัน
  • บริการตลอด 24 ชั่วโมง  

 

ประกาศ :

  1. ภาพผลิตภัณฑ์ใช้สำหรับอ้างอิงเท่านั้น
  2. คุณสามารถติดต่อพนักงานขายเพื่อสมัคร ในราคาที่ดีขึ้นได้
  3.  สำหรับผลิตภัณฑ์เพิ่มเติมโปรดติดต่อทีมขายของเรา    

ส่งข้อซักถามของคุณไปยังผู้ให้บริการนี้โดยตรง

*ของ:
*ถึง:
*ข้อความ:

โปรดป้อนตัวอักษรระหว่าง 20 ถึง 4000 ตัว

นี้ไม่ใช่สิ่งที่คุณตามหา? โพสต์คำขอการจัดซื้อตอนนี้

สิ่งที่คุณอาจจะชอบ

ติดต่อซัพพลายเออร์

สมาชิกไดมอนด์ อัตราจาก 2018

ซัพพลายเออร์ที่มีใบอนุญาตการทำธุรกิจ

บริษัทการค้า
ทุนจดทะเบียน
100000 RMB
พื้นที่โรงงาน
<100 ตารางเมตร