เครื่องรับส่งออปติคัล QSFP+ 4 กรัม
คำอธิบายผลิตภัณฑ์
LAQD ของ Link-DR4+ เป็นเครื่องรับส่งสัญญาณออปติก 4 x 100 กรัม QSFP+ DD FR1 ที่ให้การเชื่อมต่อ 100GE แบบขนาน 4 จุดผ่านไฟเบอร์โหมดเดียว (SMF) 12 คู่ผ่านทางช่องเสียบ MPO 4 ลิงก์ไฟเบอร์คู่แต่ละตัวเป็นไปตาม 100GBASE-FR1 ดังนั้นจึงสามารถรองรับ 400GE ถึง 4 x 100GE ที่มีกำลังส่ง 2 กม . ได้โดยผสานเส้นทางไฟฟ้า 8x 26.5625 GBD PAM4 เข้ากับเลนออปติคัล 4 x 53.125 GBD PAM4 ประสิทธิภาพและความน่าเชื่อถือที่เหนือกว่านั้นเกิดขึ้นได้จากการออกแบบตัวส่งและตัวรับขั้นสูงของ Link โดยใช้ EA-DFB-LDs ที่เย็นตัวลงในแต่ละระดับความยาวคลื่น CWDM 1.3 µm และ 4 x
PD ของ PIN คุณสมบัติของผลิตภัณฑ์
โหมดการแบ่งช่วง
4 x 100GBASE-FR1 ปฏิบัติตามมาตรฐาน 53.125GBd PAM4
4 x 100GAUI-4 สอดคล้องตามมาตรฐาน 26.5625 x 2 GBd PAM4
โหมดการรวม
Ethernet Protocol 4 Gb/s 400 x 53.125GBd PAM4
สอดคล้องตาม 400GAUI-4 26.5625 8x 8 GBD PAM4
สอดคล้องตามมาตรฐาน QSFPMSA
การส่งข้อมูลไกลถึง 2 กม . บนไฟเบอร์โหมดเดียวด้วย FEC
MPO 12 ขั้วต่อพร้อมปลายมุม 8 °
การสิ้นเปลืองพลังงาน < 8 W
อุณหภูมิเคสสำหรับการทำงาน : 0 ถึง +50 70 ° C
CMIS 4.0 อินเตอร์เฟซการจัดการ
สอดคล้องกับ RoHS
แอปพลิเคชัน
1 ดาต้าเซ็นเตอร์ 400GE 2 กม . SMF links
ขุดจาก 400GE ถึง 4 x 2 GE ที่ความยาวกว่า 2 กม
การเชื่อมต่อสวิตช์ / เราเตอร์ 3
ข้อมูลการสั่งซื้อ
หมายเลขชิ้นส่วน |
คำอธิบาย |
LAQD - DR4+ |
400GE QSFP+ DD DR4+ ทรานซิฟเวอร์ DDM 2 ก . ม .(FEC), MTP / MPO, อุณหภูมิพาณิชย์ |
หมายเหตุ :
หากคุณต้องการบริการที่ปรับแต่งเพิ่มเติมโปรดติดต่อเรา
คำอธิบายฟังก์ชัน
LAQD ของ Link-DR4+ เป็นเครื่องรับส่งสัญญาณแบบออปติก 425 Gb/s ที่รวมทั้งหมดสำหรับการเชื่อมโยงได้ถึง 2 กม . โดยแปลว่า PSM เป็นพอร์ตส่งและรับของขั้วต่อ MPO 12 ในโหมดขุดจะเป็นไปตามข้อกำหนดของอินเตอร์เฟซออปติก IEEE Std 802.3-2022 Section 8 100GBASE-FR1 ต่อเลน 100GBASE-FR1 จะระบุ
การใช้ PAM4 ที่ 53.125 Gbaud ซึ่งทำงานที่ช่องซึ่งมีความยาวคลื่นในช่วง 1317.5 nm จาก EA-DFB-DDR ที่เย็นตัวและ LADQD4+ จะมี 1304.5 ช่องทางด้วย 100GBASE-FR1 อัตราบิตต่อเลนเท่ากับ 106.25 Gb/s ช่องทางเดินสัญญาณออปติคัลที่ได้รับจะระบุโดย 100GBASE-FR1 ต่อเลนและทำงานขนานจากพอร์ตหัวต่อ MPO 12 ที่รับมาเป็น 4 ขาโดยใช้แอมพลิฟายเออร์ที่ถอดออกได้ (TIAs) เพื่อกู้คืน PAM4 สำหรับการเชื่อมต่อกับอินเตอร์เฟซไฟฟ้า
อินเตอร์เฟซทางไฟฟ้าสอดคล้องกับ 100GAUI-5 ที่ระบุใน IEEE Std 802.3-2022 Section 8 2 100GAUI-4 ระบุการใช้เลนไฟฟ้าที่แตกต่างกัน 2 เลนที่ 26.5625 GBD PAM4 ต่อเลน อัตราบิตต่อเลนเท่ากับ 53.125 Gb/s LAQD - DR4+ มี 2 ชุดของ 2 ช่องทางที่กำหนดโดย 100GAUI-5 ด้วยวิธีการเชื่อมต่ออินเตอร์เฟซออปติคัล 100GBASE-2 MUX / demx ใน DSP, 1 จะเชื่อมต่อกับอินเตอร์เฟซไฟฟ้า 2 ตัว
นอกจากนี้โดยการเลือกโหมดการรวมระบบ LAQD - DR4+ จะส่งข้อมูลอัตราการรวมของ 425Gbps ตามที่ IEEE Std 802.3-2022 Section 9 กำหนด ข้อมูลที่รวบรวมจะระบุการใช้ PAM4 ที่ 53.125 GBG ซึ่งจะทำงานที่ช่องสัญญาณคู่ขนานสี่ช่อง อัตราบิตต่อเลนเท่ากับ 106.25 Gb/s ซึ่งสร้างอัตราข้อมูลรวม 425 Gb/s โดย PSM หมายถึงพอร์ตส่งของ MPO-80 12 connector ช่องออปติคัลที่ได้รับจะขนานจาก
รับพอร์ตหัวเสียบ MPO 12 เพื่อกู้คืน PAM4 เพื่อเชื่อมต่อกับอินเตอร์เฟซทางไฟฟ้า 400GAUI-4 ระบุการใช้ 26.5625 ช่องทางไฟฟ้าที่แตกต่างกันที่ 8 GBd PAM4 ต่อเลนและกำหนดโดย IEEE Std 802.3-2022 Section 8 อัตราบิตต่อเลนเท่ากับ 53.125 Gb/s ส่งผลให้อัตราข้อมูลรวมเท่ากับ 425 Gb/s ที่ตรงกับอินเตอร์เฟซสายออปติคอล กล่องเกียร์ภายในใน DSP จะแปลงระหว่างแปดช่องทางของอินเตอร์เฟซโฮสต์และสี่ช่องทางของอินเตอร์เฟซสาย
อัตราความผิดพลาดของบิต (BER) ของอินเตอร์เฟซออปติกจำเป็นต้องใช้ 100GBASE-R ( โหมดการแบ่งกลุ่ม ) และ 400GBASE-T ( โหมดการรวม ) น้อยกว่า 2.4 x 10 4 ฝั่งโฮสต์จะสามารถใช้คุณสมบัติ Forward Error Correction (FC) ซึ่งอ้างอิงเงื่อนไข RS (1) ตามที่กำหนดโดย IEEE Std 802.3-2022 Section 8 4 เพื่อให้เป็นไปตามข้อกำหนดของอัตราการสูญเสียเฟรม 544,514 x 100GE และ 400GE
ฟอร์มแฟคเตอร์ของ LADD-DR4+ เป็น QSFP56-DD Type 2A และสอดคล้องกับข้อกำหนดฮาร์ดแวร์และ Common Management Interface (MIS) ของข้อตกลงแบบหลายแหล่ง (MSA) QSFD-DD (MSA) โมดูล QSFP28 หรือ QSFP+ รองรับช่องทางไฟฟ้าได้สูงสุด 8 ช่องทางซึ่งเป็นจำนวนช่องทางที่รองรับมากกว่าสองเท่าจากโมดูล QSFP28 หรือ QSFP+ คุณสมบัติที่เป็นเอกลักษณ์ของพอร์ต QSFP- DD คือพอร์ตเหล่านี้สามารถใช้งานร่วมกับ QSFP28 และ QSFP+ ได้ทางกลและทางไฟฟ้า ดังนั้นคุณสามารถใช้พอร์ตเดียวกันนี้เพื่อสนับสนุนโมดูลและอัตราข้อมูลหลายรุ่นได้หากฮาร์ดแวร์เครือข่ายได้รับการออกแบบมาสำหรับการทำงานดังกล่าว
การจัดอันดับสูงสุดแบบสัมบูรณ์
การออกแรงกดมากเกินกว่าระดับสูงสุดสัมบูรณ์อาจทำให้อุปกรณ์เสียหายอย่างถาวรได้ สิ่งเหล่านี้เป็นเพียงการให้คะแนนความเครียดที่แท้จริงเท่านั้น การทำงานของอุปกรณ์ไม่ได้แสดงโดยนัยทั้งในเงื่อนไขเหล่านี้หรือเงื่อนไขอื่นใดที่เกินกว่าที่ระบุไว้ในส่วนการทำงานของเอกสารข้อมูล การได้รับระดับสูงสุดสัมบูรณ์จะทำให้เกิดความเสียหายถาวรและ / หรือส่งผลเสียต่อความน่าเชื่อถือของอุปกรณ์
สภาพแวดล้อมการทำงาน
คุณสมบัติทางไฟฟ้าและทางออปติกด้านล่างจะถูกกำหนดภายใต้สภาพแวดล้อมการทำงานนี้เว้นแต่จะระบุไว้เป็นอย่างอื่น
คุณสมบัติทางแสง ( ต่อเลน )
หมายเหตุ :
1 กำลังในการเริ่มต้นโดยเฉลี่ยแต่ละช่องทาง (MIN) เป็นข้อมูลและไม่ใช่ตัวบ่งชี้ความแรงของสัญญาณหลัก ตัวส่งสัญญาณที่มีกำลังในการเปิดเครื่องต่ำกว่าค่านี้ไม่สามารถปฏิบัติตามข้อกำหนดได้อย่างไรก็ตามค่าที่สูงกว่านี้ไม่เป็นไปตามข้อกำหนด
2 การสะท้อนแสงของตัวส่งจะถูกกำหนดโดยพิจารณาจากตัวส่ง
3 กำลังรับเฉลี่ยแต่ละช่องทาง (MIN) เป็นข้อมูลและไม่ใช่ตัวบ่งชี้ความแรงของสัญญาณหลัก พลังงานที่ได้รับที่ต่ำกว่าค่านี้ไม่สามารถปฏิบัติตามได้อย่างไรก็ตามค่าที่สูงกว่านี้ไม่ทำให้แน่ใจว่าเป็นไปตามข้อกำหนด
4 สำหรับเมื่อ Pre-FEC BER คือ 2.4 x 10 (-1) 4
5 วัดด้วยสัญญาณการทดสอบความสอดคล้องที่ TP3 ( โปรดดูที่ IEEE Std 802.3-2022 Clause 140.7 2.5.3) 10 สำหรับหมายเลขโทรศัพท์ที่ระบุใน IEEE Std 802.3-2022 Clause 140.1 1 6 เงื่อนไขการทดสอบเหล่านี้ใช้สำหรับการวัดความไวของตัวรับสัญญาณที่มีความเครียด ซึ่งไม่ใช่ลักษณะเฉพาะของตัวรับ

รูปที่ 2 ตัวส่งสัญญาณ OMAOuter พบกับ TDECP และความไวของตัวรับสัญญาณ (AOMAOuter - OMAOMADO) เทียบกับ TECQ
คุณสมบัติทางไฟฟ้า
หมายเหตุ :
1 เอาต์พุตโมดูลไฟฟ้าจะปรับลดกำลังลงเพื่อไม่ให้สัญญาณอินพุตออปติกขาดหาย
2 IEEE Std 802.3-2022 Section 6
อินเตอร์เฟซข้อมูลความเร็วสูง
RX(n)(p/n)
RX(n)(p/n) เป็นเอาต์พุตข้อมูลของตัวรับโมดูล QSFP+ DD RX(n)(p/n) เป็นสายความแตกต่างชนิด AC พร้อม 100 โอห์มซึ่งควรจะสิ้นสุดด้วยความแตกต่าง 100 โอห์มที่แตกต่างกันที่ Host ASIC อินเตอร์เฟซโฮสต์โมดูล QSFP- DD เป็นการเชื่อมต่อแบบ AC ภายในดังนั้นจึงไม่จำเป็นต้องมีการเชื่อมต่อแบบ AC-คับ เปลอร์บน PCB ของโฮสต์ การปรับสัญญาณเอาต์พุตเพื่อไม่ให้สัญญาณอินพุตออปติก ( การปรับความถี่ RX) มีความจำเป็นและมีการทำงานดังนี้ ในกรณีที่สัญญาณอินพุต Rx บนพอร์ตออปติคัลใดๆมีค่าเท่ากับหรือน้อยกว่าระดับที่จำเป็นในการยืนยัน Los เอาต์พุตตัวรับที่เกี่ยวข้องกับพอร์ต Rx นั้นถูกปรับขนาด พอร์ตออปติคอล Rx เดียวสามารถเชื่อมโยงกับเอาต์พุต Rx ได้มากกว่าหนึ่งช่อง ในสถานะสี่เหลี่ยมระดับอิมพิแดนส์เอาต์พุตจะถูกรักษาไว้ในขณะที่แอมพลิจูดแรงดันไฟฟ้าดิฟเฟอเรนเชียลจะต่ำกว่า 50 mVpp
TX(n)(p/n)
TX(n)(p/n) เป็นอินพุตข้อมูลตัวส่งสัญญาณของโมดูล QSFP+ DD สายชนิดนี้เป็นสายแบบดิฟเฟอเรนเชียล 100 โอห์มพร้อมขั้วต่อแบบดิฟเฟอเรนเชียล 100 โอห์มภายในโมดูลออปติก QSFPDD การเชื่อมต่อ AC ถูกนำไปใช้ภายในโมดูลออปติก QSFP- DD และไม่จำเป็นต้องใช้บนบอร์ด Host การปรับสัญญาณเอาต์พุตเมื่อไม่ได้รับสัญญาณไฟฟ้า (TTx Squielch) เป็นฟังก์ชันเสริม เมื่อนำไปใช้งานจะทำงานดังต่อไปนี้ ในกรณีที่ Differential แอมพลิจูดของสัญญาณไฟฟ้าจากจุดสูงสุดถึงจุดสูงสุดบนช่องสัญญาณอินพุตไฟฟ้าใดๆที่มีค่าน้อยกว่า 150 mVpp แล้วเอาต์พุตออปติคัลของตัวส่งที่เกี่ยวข้องกับช่องสัญญาณอินพุตไฟฟ้านั้นจะถูกปรับกำลังและชุดสัญลักษณ์ TxLOS ที่เกี่ยวข้อง หากมีการเชื่อมโยงช่องสัญญาณอินพุตไฟฟ้าหลายช่องกับช่องสัญญาณเอาต์พุตออปติคัลเดียวกันการสูญเสียช่องอินพุตไฟฟ้าขาเข้าจะทำให้ช่องเอาต์พุตออปติคัลเปลี่ยนเป็นสี่เหลี่ยม สำหรับการใช้งานเช่น Ethernet เมื่อกำหนดเงื่อนไขการปิดการส่งสัญญาณด้วยกำลังเฉลี่ยการย่อ / ลดความเร็วโดยการปิดการใช้งานตัวส่งสัญญาณแนะนำให้ใช้และสำหรับการใช้งานเช่น InfiniBand ซึ่งกำหนดเงื่อนไขการปิดการส่งสัญญาณด้วยคำสั่ง OMA แนะนำให้ปรับตัวส่งสัญญาณให้ต่ำโดยการตั้งค่า OMA ให้อยู่ระดับต่ำ
Control Interface
หมุดควบคุมความเร็วต่ำ
นอกจากอินเตอร์เฟซอนุกรม 2 สายตัวรับส่งสัญญาณยังมีสัญญาณความเร็วต่ำสำหรับการควบคุมและสถานะต่อไปนี้ : LPMode, ResetL, ModeL, Intl และ ModulPrsL โปรดดูรายละเอียดของแต่ละสัญญาณได้ที่ข้อมูลจำเพาะฮาร์ดแวร์ QSFPD-DD MSA
ข้อมูลจำเพาะของระบบไฟฟ้าความเร็วต่ำ
การส่งสัญญาณความเร็วต่ำนอกเหนือจาก SCL และ SDA จะทำงานบน Low Voltage TTL (LVTTL) ที่ Vcc
อุปกรณ์ควบคุมความเร็วต่ำและสัญญาณตรวจจับ
อินเตอร์เฟซการจัดการแบบ 2 สาย
อินเตอร์เฟซการจัดการที่ใช้กันทั่วไปในฟอร์มแฟคเตอร์อื่นๆเช่น QSFP, SFP และ CDFP จะถูกระบุเพื่อช่วยให้ผู้ใช้สามารถใช้โมดูลได้อย่างยืดหยุ่น ข้อมูลจำเพาะ QSFP- DD นี้อิงกับ 8636 FF-4 แต่มีการดัดแปลงเพื่อรองรับโมดูล 8 แชนเนลและเนื่องจากไม่สามารถใช้งานร่วมกับ SFF 8636 ได้โดยตรง ไบต์ 00 ที่หน้าล่างหรือที่อยู่ 128 หน้า 00 ใช้เพื่อระบุการใช้แผนผังหน่วยความจำ QSFP- DD แทนการใช้แผนผังหน่วยความจำ QSFP
โมดูล QSFPDD รองรับฟังก์ชันสัญญาณเตือนการควบคุมและการตรวจสอบผ่านบัสอินเตอร์เฟซแบบสองสาย เมื่อเริ่มต้นใช้งานโมดูลจะสามารถใช้งานฟังก์ชันเหล่านี้ได้ อินเตอร์เฟซไฟฟ้าสองสาย QSFP+ DD ประกอบด้วย 2 ขาของ SCL ( อินเตอร์เฟซ 2 สาย ) และ SDA ( ข้อมูลอินเตอร์เฟซแบบอนุกรม 2 สาย ) การส่งสัญญาณความเร็วต่ำจะขึ้นอยู่กับการทำงานของ Low Voltage CMOS (LVCMO) ที่ Vcc โฮสต์จะต้องใช้ตัวต้านทานแบบดึงขึ้นที่เชื่อมต่อกับ Vcs_host บนอินเตอร์เฟซ SCL ( นาฬิกา ) ชนิด 2 สายและสัญญาณ SDA ( ข้อมูล ) ข้อกำหนดด้านเวลาบนอินเตอร์เฟซสองสายแสดงอยู่ในตารางและรูปด้านล่าง
การกำหนดเวลาอินเตอร์เฟซการจัดการ
หมายเหตุ :
เมื่อโฮสต์ระบุว่าโมดูลนั้นเป็น QSFP- DD สามารถอ่านรีจิสเตอร์การจัดการได้
กำหนดเวลาสำรองที่สนับสนุนการตั้งค่า ModSelL และโฮลดิ้งไทม์
การควบคุมด้วยซอฟต์แวร์และฟังก์ชันสถานะ
ตารางด้านล่างแสดงประสิทธิภาพด้านเวลาที่จำเป็นสำหรับฟังก์ชันการควบคุมซอฟต์แวร์และสถานะ
ข้อกำหนดเกี่ยวกับระยะเวลาของการควบคุมและสถานะ
หมายเหตุ :
1 การเปิดเครื่องหมายถึงการเปิดเครื่องทันทีเมื่อแรงดันของแหล่งจ่ายไฟถึงระยะเอื้อมและคงอยู่ในระดับหรือสูงกว่าระดับต่ำสุดที่ระบุไว้ในตาราง " สภาพแวดล้อมในการทำงาน "
2 วัดจากขอบขาขึ้นของ SDA ในบิตหยุดของทรานแซคชันการอ่าน
3 วัดจากขอบขาขึ้นของ SDA ในบิตหยุดของทรานแซคชันการเขียน
4 RX Los Condition ถูกกำหนดที่อินพุตออปติคอลโดยมาตรฐานที่เกี่ยวข้อง
การปรับสัญญาณและการปิดใช้งานการประเมิน / การยกเลิกการประเมินและการใช้งาน / การปิดใช้งานการกำหนดเวลา
เวลา I/O สำหรับการปรับความถี่และการปิดใช้งาน
หมายเหตุ :
1 วัดจากการเปลี่ยนสัญญาณ SDA จากต่ำไปสูงของเงื่อนไขการหยุดของทรานแซคชันการเขียน
2 CMIS 4.0 และเกินกว่าค่าที่แสดงจะถูกแทนที่ด้วยค่า DataPathTurnpOff_MAXDURATION และ DataTxPathTurnpe_MAXDURATION Times ใน P01U5a.168
3 ค่าที่แสดงจะจำกัดอยู่ที่ค่าข้อมูล TxTurnOff_MAXDURATION และ DataPathTurnDOn_MAXDURATION (P01h.1) 168 ที่สามารถโฆษณาโดยโมดูลดังกล่าว ( สำหรับ CMIS 4.0 และรุ่นที่สูงกว่า )
เปิด / ปิด
พาวเวอร์ซัพพลายจะมีพินที่กำหนดไว้หกพินคือ VccTTx , ccTx1, cc1, cc2, ccRx VcRx1, ccRx1 ในคอนเนคเตอร์ Vccc1 และ cc2 จะถูกใช้เพื่อเสริม ccTTx VcTx1, ccRx หรือ ccRx1 โดยขึ้นอยู่กับดุลยพินิจของผู้จำหน่ายโมดูล กำลังจะจ่ายไปพร้อมกันกับขาเหล่านี้ บอร์ดโฮสต์พร้อมด้วยโมดูล QSFP- DD เป็นระบบพลังงานแบบรวม โฮสต์จะจ่ายไฟไปยังโมดูลอย่างเสถียร โมดูลจำกัดสัญญาณรบกวนทางไฟฟ้าที่ต่อเข้ากับระบบโฮสต์และจำกัดการชาร์จกระชาก / กระแสไฟฟ้าในระหว่างการเสียบปลั๊กแบบร้อน ข้อกำหนดของแหล่งจ่ายไฟทั้งหมดในตาราง " สภาพแวดล้อมในการทำงาน " จะต้องเป็นไปตามกระแสไฟฟ้าของแหล่งจ่ายไฟสูงสุด ระบบโฮสต์ไม่จำเป็นต้องมีการจัดลำดับพลังงานเนื่องจากโมดูลจะเรียงลำดับหน้าสัมผัสตามลำดับสายดินแหล่งจ่ายไฟและสัญญาณในระหว่างการใส่ โมดูล QSFP56-PDD ได้รับการจัดประเภทเป็นคลาสกำลังหลายประเภทตามที่แสดงในตารางด้านล่าง คลาสกำลังของ LAQD - DR4+ เป็นคลาส 4
การกรองแหล่งจ่ายไฟของบอร์ดโฮสต์
บอร์ดโฮสต์ควรใช้การกรองแหล่งจ่ายไฟที่เทียบเท่ากับที่แสดงในรูปที่ 5
ข้อมูลจำเพาะแหล่งจ่ายไฟของโมดูล
เพื่อหลีกเลี่ยงความจุไฟฟ้าของระบบโฮสต์ที่เกินกว่าความจุไฟฟ้าของระบบเมื่อเกิดข้อผิดพลาดที่ปลั๊กไฟรอบกระแสไฟฟ้าหรือรีเซ็ตโมดูล QSFP- DD ทั้งหมดจะต้องเปิดทำงานในโหมดพลังงานต่ำหากมีการยืนยัน LPMode หากไม่มีการยืนยัน LPMode โมดูลจะดำเนินการต่อไปยังโหมดกำลังสูงโดยไม่มีการแทรกแซงจากโฮสต์ รูปที่ 6 แสดงรูปคลื่นสำหรับกระแสไฟฟ้าสูงสุดขณะหนึ่งช่วงต่อเนื่องและสม่ำเสมอสำหรับโหมดกำลังต่ำและกำลังสูง ข้อมูลจำเพาะ
ค่าสำหรับกระแสไฟสูงสุดขณะหนึ่งที่คงที่และต่อเนื่องในแต่ละคลาสกำลังจะแสดงอยู่ในตาราง " สภาพแวดล้อมการทำงาน "
คำอธิบาย PIN
การปฏิบัติตามข้อบังคับ
การอ้างอิง
1 IEEE - "Std 802.3-2022 Section8"
2 IEEE - "Std 802.3-2022 Section9"
3 IEEE - "Std 802.3-2022 Section6"
4 QSFPDD MSA - " ข้อมูลจำเพาะของฮาร์ดแวร์ QSFPD-DD สำหรับ QSFP double Density TRANSCEACTIVE Rev.
5.1 นิ้ว 5 QSFPDD MSA - " QSFP- DD Management Interface Specification Rev 4.0
6 SNIA - " FF-8636 Rev 2.5 "
ขนาดของอุปกรณ์กลไก

การออกแบบข้อกำหนดด้านความปลอดภัย
อย่ามองเข้าไปที่ผิวของไฟเบอร์โดยไม่มีการป้องกันตาด้วยการใช้ออปติคัลมิเตอร์ ( เช่นแว่นขยายและไมโครสโคป ) ภายในระยะ 100 มม . เว้นแต่คุณจะแน่ใจได้ว่าเลเซอร์เอาต์พุตจะถูกปิดใช้งาน ขณะใช้งานมิเตอร์แบบออปติคัลให้ตรวจสอบข้อกำหนดการทำงาน ข้อควรระวังในการใช้การควบคุมหรือการปรับหรือการดำเนินการขั้นตอนอื่นๆที่นอกเหนือจากที่ระบุไว้ในที่นี้อาจส่งผลให้เกิดการสัมผัสกับรังสีที่เป็นอันตราย
โปรดทราบ
ข้อมูลที่ให้ในหน้าเหล่านี้มีข้อมูลจำเพาะเป้าหมายของผลิตภัณฑ์ซึ่งอาจเปลี่ยนแปลงได้โดยไม่ต้องแจ้งให้ทราบล่วงหน้า ตรวจสอบกับสำนักงานขาย Link all สำหรับการอัปเดตผลิตภัณฑ์การเปลี่ยนแปลงข้อกำหนดเฉพาะตัวอย่างที่มีจำหน่ายและวันที่ออกผลิตภัณฑ์
ตัวอย่างผลิตภัณฑ์ข้อสงวนสิทธิ์
ตัวอย่างการทำงาน : วัตถุประสงค์ของตัวอย่างนี้คือการตรวจสอบและยืนยันความเป็นไปได้ของผลิตภัณฑ์ ตัวอย่างนี้อาจเป็นต้นแบบ R&D หรืออาจเป็นผลิตภัณฑ์ที่มีการแก้ไขในปัจจุบัน ตัวอย่างนี้ไม่สามารถผลิตในสายการผลิตที่ผ่านการรับรองหรือใช้ส่วนประกอบที่ผ่านการรับรอง Link-all รับประกันถึงประสิทธิภาพที่ได้รับการร้องขอของ BOL ( จุดเริ่มต้นของชีวิต ) คุณสมบัติใดๆจะไม่ถูกนำไปใช้
ตัวอย่างการทำงาน : วัตถุประสงค์ของตัวอย่างนี้เพื่อประเมินยืนยันและสรุปข้อมูลจำเพาะของผลิตภัณฑ์ Link-all รับประกันประสิทธิภาพของ BOL ( จุดเริ่มต้นของชีวิต ) คุณสมบัติไม่ครบถ้วนจึงจะไม่สมบูรณ์ ตัวอย่างนี้ไม่สามารถผลิตในสายการผลิตที่ผ่านการรับรองหรือใช้ส่วนประกอบที่ผ่านการรับรอง จนกว่าจะมีการเชื่อมโยงทั้งหมดออกผลิตภัณฑ์เพื่อความพร้อมใช้งานทั่วไป Link-all ขอสงวนสิทธิ์ในการเปลี่ยนแปลงราคาคุณสมบัติฟังก์ชันข้อมูลจำเพาะความสามารถและกำหนดการออกวางจำหน่าย หมายเหตุ : ไม่มีความแตกต่างของหมายเลขชิ้นส่วนขึ้นอยู่กับสถานะของเครื่องพิมพ์ ควรยืนยันสถานะผลิตภัณฑ์เมื่อมีการสั่งซื้อ